傳動網 > 新聞頻道 > 技術前沿 > 資訊詳情

錯過這幾個極有可能改變未來集成電路芯片的關鍵技術趨勢,中國芯將再次落后?

時間:2018-07-05

來源:網絡轉載

導語:在AI和IoT之外,小編嗅到了一些星星之火,由于不是大熱,少有國人關注。但是,這些技術若是燎原,卻極有可能改變未來集成電路芯片的關鍵走向。

【錯過這幾個極有可能改變未來集成電路芯片的關鍵技術趨勢,中國芯將再次落后?】集成電路領域頂會包括了硬件設計的ISSCC(國際固態電路會議),器件工藝制造的IEDM(國際電子器件會議),還有EDA工具的DAC(設計自動化會議)。2018年DAC也選在了三番,與開ISSCC的萬豪隔街相望。會議大熱自然是deeplearning,大小session無數,涵蓋了從HW/SW/Algorithmcodesign到ApproximationComputing,以及Processing-in-Memory等一干問題。然而,在AI和IoT之外,小編卻嗅到了一些星星之火,由于不是大熱,少有國人關注。但是,這些技術若是燎原,卻極有可能改變未來集成電路芯片的關鍵走向。在這舉國AI的浪潮,突然擔心若是我們錯過了這個點,恐被再一次被西方邪惡勢力拉開十年差距。話不多說,讓我們來揭開這一星星之火的面紗——面向領域專用(DomianSpecifc)的敏捷開發(agiledevelopment)。

不以流片為目的硬件設計都是耍流氓?

本次DAC的keynote中我們又見到來的四處走穴的圖靈獎大佬——DavidPatterson,而他又雙叒(拼音:ruo4)叕(拼音:zhuo2)講了這個亙古不變的topic。

不過作為負責任的大佬,Patterson還是相比于ISSCCtalk(視頻URL:https://youtu.be/NZS2TtWcutc)多加了不少新內容,比如Spectre事件之后大家從安全性角度對體系結構的反思。不過,小編覺得另兩點額外突出:

(1)摩爾定律實高歌猛進的今天,集成電路制造成本的迅速降低與飽和讓芯片設計的準入門檻幾乎消失。現在,1x1平方毫米的65nm設計單價已經回落到5K美元,即使是28nm也不到2萬刀。下圖是esilicon2016年關于TSMC的各個節點的報價(2mmx2mm,28nm是1.6mmx1.6mm,單位歐元,可以Google到的)

這已經到了北美硅工碼農一個月工資(稅后哦)就能流個帶RISCV和NVDLA的年代,流片貴?扯淡把~

(哪里有流1x1的代理?北美有MOSIS和Muse,中國有“摩爾之星”大學計劃,讓高校沒有難做的芯片的團購計劃)

可事實是,流片的花費越來越高,相比于制造制造成本的穩定發展,EDA軟件/設計驗證/后端實現的成本卻指數上升。業界把這類成本稱為NRE(nonrecurrentengineering,一次性工程費用)。

更有甚者,SiFive的首席架構、UCB教授,RISCV基金會主席KrsteAsanovic認為,Moore定理應該被修正,不是單位晶體管的制造成本下降,而是為一個晶體管的實現投入的NRE的下降。(DAC2018,session59)

(2)隨著Moore定律的實質停止(除非你是蘋果華為,否則10nm以下可以基本拜拜。實際情況是,很多高校其實已經停在40/65這個節點上),加上darksilicon的power上限,領域專用(DomainSpecific,DS)設計已是不可逆的大潮。畢竟專用設計可以很輕松的將效率提高2到3個數量級。Patterson大佬最愛的例子就是Google的TPU:

在這次的DAC演講中,DomainSpecific已經不僅限于DSArchitecture,大佬還強調了DSlanguage的迸發,并且很快地,在DSA和DSL中通過軟硬件協同設計(Hardware/Sofwarecodesign)迅速推進一個IT新紀元——CS(軟件)和EE(硬件)是一家。

聽上去這個春秋大夢還很遠,但10年在這個世紀過的不會太長。

在這兩個趨勢下,誰先握有低NRE成本的敏捷開發方法學,誰就將成為后摩爾定律時代的新霸主。

人家的政府,關注得更超前

最早意識這一緊迫性的可能是美國國防高級研究計劃局(DefenseAdvancedResearchProjectsAgency,DARPA,隸屬于美帝國防部)。2015年,DARPA就設立了面向基于敏捷開發方法學的集成電路項目CircuitRealizationAtFasterTimescales(CRAFT)。其中,特別強調的是面向對象的設計方法學,有沒有感覺硬件設計正在經歷軟件工程從C到C++的時代?

在傳統ASIC時代,傳統的從算法描述,硬件描述,RTL到電路網表到版圖的傳統流程(每一階段都要反饋驗證)的思路將被打破,成為了面向對象的前饋方法學,從設計到版圖,可能只需要幾天,甚至幾個小時。

CRAFT項目的一個最具代表性產物就是CHISEL(還有CHISEL2/FIRRTL),RISC-V時代新明星。

Chisel是概念到實現方式上,都完美的體現了敏捷開發的初衷。值得注意的是CHISEL從本質和HLS有所區隔的,具體可見Chisel引領敏捷硬件開發浪潮。

除了高校,各個大公司也在CRAFT項目的思想下積極跟進,比如在DAC2018present的NVDIA的新一代小規模AI嵌入式芯片,其設計流程采用面向對象的HLS實現整個芯片的設計和驗證,集合SystemC和Chisel將傳統近3年的設計研發周期縮短到3個月。

2017年,CRAFT項目方興未艾,DARPA再加碼,提出了電子學復興計劃(ElectronicResurgenceInitiative,ERI),著重摩爾定律的本文的第三頁計劃,分別在設計/架構/材料這三個方向提出billion級美元的組合拳。在設計方向,DARPA提出了ERI終極目標:像在Amazon/京東/淘寶購物一樣去芯片設計體驗,加滿購物車,一個make(下單)芯片就寄到家。

在CRAFT的基礎上,ERI的design部分更強調No-human-in-the-loop和開源的體制。重新定義電路產生的方式,特別是定制電路(模擬和混合信號等),摒棄傳統的勞動密集型開發模式,轉而向由數據與智能驅動的綜合模式發展:

在這一過程中,開源設計是其中最緊要的一環,因為只有足夠多的開源,才能促使勞動力的效率極大化。在互聯網大頭加入戰局的今天,要能在芯片戰場上占的一席之地,矽說認為開源成為芯片設計的新趨勢。DARPA計劃,在ERI項目結束時,以下總要的IP都可以找到開源版本:

從這個角度看,人家的科研機構在這個領域的布局不可謂不超前,下的也是足足一盤超大棋。而我們,還在人工智能的泡沫里瞎轉悠。

模擬/射頻/混合信號,一個都不能不少

傳統上,我們認知中的開源,和敏捷設計都是面向數字電路的。模擬(傳統的定制電路)電路的設計方法學并沒有巨大的變化。然而,這一觀點似乎也要接收挑戰。

UCBerkeleyBWRC的團隊,在設計CHISEL的同時,也設計了模擬版的CHISEL——BerkelyAnalogGenerator(BAG),在CHISEL2發布時也發布了BAG2。在2018年的CICC上,BAG2公布了他們的研究成果——跨工藝的模擬電路生成器。在重新定義了不同模塊的當中表達層(IntermediateRepresentation,IR,這個詞是一個編譯用語,現在卻用在了模擬電路設計中)后根據不同工藝的pdk,自動產生網表和版圖,不僅DRC/LVSerrorfree,性能也不帶差的。在BAG2的世界里,只要你會python,你就可以設計GDS了。具體內容可參考DAC2018session41.2,和CICC201815.2。

在本次DAC上,類似的模擬/射頻電路的產生器,應接不暇,還有包括來自葡萄牙(與澳門大學合作)的AIDAsoftware軟件公司等。

試想,在未來的某一天,中國的芯片設計公司還在熱火朝天的加班加點,為了過不了某個corner的性能指標忙的吭哧吭哧,版圖小工們更是通宵達旦。而太平洋彼岸的版圖設計,卻是在服務器中自由的優化,nohumanintheloop。

或許面向generator的EDAdesign在過去多年不斷的被提出,然后被忽略,再被提出,再被忽略。但是,在摩爾定律終結的今天,在領域專用大興其道的今天,在市場不斷被細分的今天,正式敏捷設計SoC真正的春天。

中傳動網版權與免責聲明:

凡本網注明[來源:中國傳動網]的所有文字、圖片、音視和視頻文件,版權均為中國傳動網(www.hysjfh.com)獨家所有。如需轉載請與0755-82949061聯系。任何媒體、網站或個人轉載使用時須注明來源“中國傳動網”,違反者本網將追究其法律責任。

本網轉載并注明其他來源的稿件,均來自互聯網或業內投稿人士,版權屬于原版權人。轉載請保留稿件來源及作者,禁止擅自篡改,違者自負版權法律責任。

如涉及作品內容、版權等問題,請在作品發表之日起一周內與本網聯系,否則視為放棄相關權利。

關注伺服與運動控制公眾號獲取更多資訊

關注直驅與傳動公眾號獲取更多資訊

關注中國傳動網公眾號獲取更多資訊

最新新聞
查看更多資訊

熱搜詞
  • 運動控制
  • 伺服系統
  • 機器視覺
  • 機械傳動
  • 編碼器
  • 直驅系統
  • 工業電源
  • 電力電子
  • 工業互聯
  • 高壓變頻器
  • 中低壓變頻器
  • 傳感器
  • 人機界面
  • PLC
  • 電氣聯接
  • 工業機器人
  • 低壓電器
  • 機柜
回頂部
點贊 0
取消 0