【芯科科技發布以滿足56G/112G SerDes串行應用的時鐘產品系列】芯科科技日前宣布擴展其時鐘產品系列,以滿足56GPAM-4SerDes和新興112G串行應用對于高性能時鐘的要求。通過此次產品系列的擴展,SiliconLabs成為唯一一家可為100/200/400/600G設計提供全面時鐘發生器、抖動衰減時鐘、壓控晶體振蕩器(VCXO)和XO選擇的時鐘供應商,并且滿足100fs以下參考時鐘抖動要求并留有余量。
包括Broadcom、Inphi、Intel、MACOM、Marvell、MediaTek和Xilinx在內,領先的交換SoC、PHY、FPGA和ASIC制造商正在轉移到56GPAM-4SerDes技術,以支持更高帶寬的100G+以太網和光網絡設計。為了滿足56GSerDes參考時鐘的嚴格要求,硬件開發人員通常需要100fs(典型值)以下RMS相位抖動規范的時鐘。這些設計通常需要與CPU和系統時鐘等其他頻率時鐘混用。SiliconLabs是首家為56G設計提供完全集成時鐘IC解決方案的時鐘產品供應商,該解決方案將SerDes、CPU和系統時鐘集成到單一器件中。
在56G應用中,硬件開發人員通常會尋求完整的時鐘樹解決方案,以保證100fs以下的RMS相位抖動,從而確保足夠的余量并減少產品開發風險。SiliconLabs的新型時鐘和振蕩器產品滿足當前這些嚴格的56GSerDes要求、以及新興的112G串行SerDes設計需求,這些設計在未來的數據中心和通信應用中將得到迅速發展。
SiliconLabs時鐘產品高級營銷總監JamesWilson表示:“SiliconLabs的新型時鐘發生器、抖動衰減器和VCXO/XO構成了業界最廣泛的、頻率靈活的超低抖動時鐘器件系列產品,適用于基于56GSerDes的最新100/200/400/600G通信和數據中心設計。無論我們的客戶是在設計同步還是自由運行的系統,我們都能提供合適的超高性能時鐘解決方案,以滿足他們的56GSerDes應用需求?!?/p>
SiliconLabsSi5391是業界最低抖動、任意頻率時鐘發生器。它是市場上唯一能夠從單一IC提供200/400/600G設計所需全部時鐘頻率的時鐘發生器,同時為56GSerDes參考時鐘提供100fs以下RMS相位抖動性能。具有多達12個差分輸出,Si5391時鐘提供頻率靈活的A/B/C/D等級選項。精密校準P級選項可以為56GSerDes設計中所需的主頻率提供優化的69fs(典型值)規格RMS相位抖動性能。Si5391是一款真正的100fs以下“單芯片時鐘樹”解決方案,設計旨在從同一IC合成所有輸出頻率,同時滿足56GPAM-4參考時鐘抖動要求并留有余量。
SiliconLabsSi539x抖動衰減器提供業內領先的抖動性能和頻率靈活性。這些超低抖動時鐘旨在滿足互聯網基礎設施的嚴格規范和高性能要求,可降低各種時鐘應用的成本和復雜性。Si539x任意頻率抖動衰減時鐘能夠從任意頻率輸入時鐘產生任意頻率輸出時鐘組合,同時提供業界領先的抖動性能(90fsRMS相位抖動)。Si5395/4/2P級器件為56G/112GSerDes時鐘應用提供了最佳的抖動性能(69fsRMS典型相位抖動)。
新型Si56xUltraSeriesVCXO和XO系列產品非常適用于需要超低抖動振蕩器的下一代高性能時鐘應用。Si56xVCXO/XO可定制到最大3GHz的任意頻率,支持兩倍于之前的SiliconLabsVCXO產品的工作頻率范圍,且抖動減半。Si56x振蕩器采用業界標準的5mmx7mm和3.2mmx5mm封裝,提供單路、雙路、四路和I2C可編程選項,與傳統XO、VCXO和VCSO的引腳兼容并可直接替換。該系列器件的典型相位抖動低至90fs。
SiliconLabs還為需要更高穩定性及長期可靠性的應用提供Si54xUltraSeriesXO系列產品,例如光傳輸網絡(OTN)、寬帶設備、數據中心和工業系統等應用。Si54xXO專為56G設計而構建,其依靠四級脈沖幅度調制(PAM-4)信號進行串行數據傳輸,以增加每通道的比特率,同時保持帶寬不變。使用Si54xXO作為低抖動參考時鐘可以最大限度地提高信噪比(SNR)余量,最大限度地減少誤碼并提高信號完整性。Si54x系列產品具有最佳的性能,且典型相位抖動低至80fs。