【中國傳動網 行業動態】 眾所周知,半導體是1960年隨著集成電路的誕生而興起的,集成電路設計技術遵循摩爾定律,大約每10年都會有一次方法學上的突破。二十世紀70年代開始出現了版圖輸入(LE)技術,到二十世紀80年代采用布局布線(P&R)技術,然后到二十世紀90年代的綜合(Synthesis)技術,直至目前的SoC設計技術,每次技術突破都帶來了設計效率上的飛躍。
近幾年,集成電路帶動VLSI行業在摩爾定律的“指導”下快速發展。(摩爾定律,即集成在芯片上的晶體管數量大約每兩年增加一倍。)
與此同時,集成電路在發展的同時,其局限和缺陷被不斷顯現擴大,工藝水平也越來越受到半導體器件的物理限制,從而帶來了許多新的器件結構、新工藝和新材料的極限,它不僅使得集成電路的特征尺寸減少,同時也使工作時鐘頻率升高,設計復雜度變高,電源電壓降低,功耗變大,而且很多過去可以不關心的寄生效應和參數等已經成為現代設計中必須處理的因素。
隨著半導體產業技術的發展,集成電路特征尺寸的不斷縮小,晶體管尺寸也隨之縮小,VLSI行業不斷改進晶體管的結構、材料、制造技術以及設計IC的工具。
如今,物聯網、自動駕駛、機器學習、人工智能和互聯網流量的需求呈指數增長,這也給晶體管縮小到7nm節點帶來了機遇,以此獲得更高性能的驅動力。然而,縮小晶體管尺寸卻存在若干挑戰。
高性能處理器中CMOS晶體管縮小尺寸存在技術局限
每次縮小晶體管尺寸時,都會生成一個新的技術節點。所以我們已經看到了如28nm,16nm等的晶體管尺寸。毫無疑問,縮小晶體管可以實現更快的開關、更高的密度、更低的功耗,更低的每晶體管成本以及更多的其他增益。
在現代的按比例縮小基于CMOS的晶體管技術中,基于CMOS的晶體管可以在28nm節點上運行良好。然而,如果將CMOS晶體管縮小到28nm以下,則短溝道效應變得不可控制,在該節點下,由drain-source電源產生的水平電場試圖控制通道。最終導致柵極不能控制遠離它的漏電路徑。
而CMOS晶體管對N溝MOSFET柵材料的選擇是n+多晶硅,而P溝MOSFET是P+多晶硅。隨著器件按比例縮小,柵的電阻增加到開始在寬的器件驅動大的互聯線能力中引起顯著地延遲,柵電阻隨器件尺寸的減小而增加,這是因為柵長變得越來越短,并且由于邊緣效應,窄的柵線條比寬的柵線條的方塊電阻高。并且在氧化層之間有不可忽略的柵電壓降,這個現象也就是大家俗稱的“多晶硅耗盡”,器件制造中摻雜劑從柵向溝道的擴散,最終會影響器件的性能。
FinFET和SOI晶體管面臨的主要挑戰是復雜的制造工藝
VLSI工業已采用FinFET和SOI晶體管用于16nm和7nm節點,因為這兩種結構都能夠防止這些節點的漏電問題。這兩種結構的主要目標是最大化柵極到溝道的電容并最大限度地減小漏極到溝道的電容。在兩個晶體管結構中,引入溝道厚度縮放作為新的縮放參數。隨著溝道厚度減小,沒有路徑,因為它已經遠離了柵極區域離。因此,柵極對通道具有良好的控制,這就消除了短通道效應。
在絕緣體上SOI晶體管中,由于BOX層,漏—源寄生結電容減小,可以帶來更快的切換。但對SOI晶體管來說,它們面對的主要挑戰是難以在芯片上制造薄硅層。
隨著表面粗糙度散射增加,同時減小“硅體”厚度,這將會帶來較低的遷移率。這主要因為FinFET是3D結構,所以降低了散熱方面效率。如果進一步縮小FinFET晶體管尺寸,比如低于7nm,則漏電問題再次出現。再加上如自加熱和閾值平坦化等諸多問題也會被考慮進來,這就推動研究其他可能的晶體管結構,并用新的有效材料替換現有材料的進程。
晶體管技術路線圖
按照最新的國際半導體技術路線圖,下一代技術節點分別為5nm,3nm,2.5nm和1.5nm。在VLSI行業和學術界,也正在進行許多不同類型的研究和研究,以尋找滿足這些未來技術節點要求的潛在解決方案。其中包括了碳納米管FET、GAA晶體管結構和化合物半導體等用于未來節點的技術。
1、CNTFET-碳納米管FET:
CNTFET是一個場效應晶體管,使用半導體CNT作為兩個金屬電極之間的溝道材料,這就形成了源極和漏極接觸。
CNTFET的制造是一項非常具有挑戰性的任務,在商用CNFET技術的路線圖上,首先接觸電阻方面,晶體管尺寸減小而帶來的接觸電阻的增加是他們面對的主要性能問題,由于晶體管的按比例縮小,接觸電阻顯著增加,這就帶來晶體管性能下降。其次碳納米管的合成上,由于只有半導體元件有資格成為晶體管,因此需要發明新的工程方法,在將金屬管與半導體管分離時獲得明顯更好的結果。最后在開發非光刻工藝,將數十億個這些納米管放置在芯片的特定位置上,這構成了極具挑戰性的任務。
2、化合物半導體
繼續晶體管微縮的另一種有希望的方法是選擇表現出更高載流子遷移率的新型材料,而擁有來自III、V族成分的化合物半導體與硅相比,明顯擁有更高的遷移率。根據各種研究,化合物半導體與FinFET和GAAFET的集成在更小的節點處表現出優異的性能。
化合物半導體的主要問題是硅和III-V半導體之間的大的晶格失配,導致晶體管溝道的缺陷。
有一家公司開發了一種含有V形溝槽的FinFET進入硅襯底。這些溝槽充滿銦鎵砷并形成晶體管的鰭片。溝槽底部填充磷化銦以減少漏電流。利用這種溝槽結構,已經觀察到缺陷在溝槽壁處終止,從而能夠降低溝道中的缺陷。
結論
綜上所述,縮小晶體管節點,除了減小通道效應和設備能源泄漏之外,其它的問題也須解決。隨著電場線間距越來越窄,源和漏極系統越來越小,晶體管的通道電阻也將增大,這將增加能耗并降低產品性能。隨著更多的晶體管采用更高的工作頻率,集成電路能耗也將增加。晶體管在制造過程中所能承受的發熱量將減小,這使得對其添加摻雜保護涂層的工作難度變得越來越大,控制電流泄漏是相當重要的,其次產品可制造性問題也值得注意,雖然從22nm節點到7nm節點,FinFET已被證明是成功的,并且它還可以繼續縮小到另一個節點。但還存在各種挑戰,如自加熱,遷移率降低,閾值平坦等,因此在未來的晶體管技術中,必須改變現有的材料、結構、EUV光刻工藝和封裝,才能繼續延續摩爾定律。